Очікує на перевірку

Epyc

Матеріал з Вікіпедії — вільної енциклопедії.
Перейти до навігації Перейти до пошуку
AMD Epyc
Роки виробництва:Червень 2017
Продавець:AMD
Розробник:AMD
Макс. частота CPU:2,7 ГГц – 4,1 ГГц
Техпроцес:14 нм7 нм
Набір команд:x86-64
MMX(+), SSE1, SSE2, SSE3, SSSE3, SSE4a, SSE4.1, SSE4.2, AVX, AVX2, FMA3, CVT16/F16C, ABM, BMI1, BMI2
AES, CLMUL, RDRAND, SHA, SME
AMD-V, AMD-Vi
Мікроархітектура:Zen
Zen 2
Zen 3
Zen 4
Ядра:до 32 ядер/64 потоки (64 ядер/128 потоків у двопроцесорній конфігурації)
Попередник:Opteron
Роз'єм(и):
Назва ядра:
  • Naples
  • Rome
  • Milan
  • Genoa
  • Bergamo
Бренд(и):
  • EPYC

EPYC — назва лінійки x86 процесорів на базі мікроархітектури Zen під сокет SP3 компанії AMD, випущених у продаж у червні 2017 року.[1] Вони спеціально націлені на ринки серверів і вбудованих систем. Процесори Epyc мають ту ж мікроархітектуру, що й їхні звичайні аналоги для настільних комп’ютерів, але мають функції корпоративного рівня, такі як більша кількість ядер, більше ліній PCI Express, підтримка більшого обсягу оперативної пам’яті та більшої кеш-пам’яті. Вони також підтримують конфігурації системи з кількома чипами та двома сокетами за допомогою міжчипного з’єднання Infinity Fabric.

Історія

[ред. | ред. код]

У березні 2017 року компанія AMD анонсувала нову серверну платформу на базі мікроархітектури Zen з кодовою назвою Naples та офіційно представила її під брендом Epyc у травні 2017 року.[2] А вже у червні випустила серію процесорів Epyc 7000 у продаж.[3] Через два роки, у серпні 2019 року, випущено процесори серії Epyc 7002, засновані на мікроархітектурі Zen 2, які забезпечують набагато кращу продуктивність і подвоюють ядра в порівнянні зі своїми попередниками. Мікроархітектура Epyc на базі Zen 3 має кодову назву «Milan».[4]

Кодові ім'я процесорів AMD EPYC[5]
Покоління Рік Ім'я Ядра
1 2017 Naples 32 × Zen 1
2 2019 Rome 64 × Zen 2
3 2021 Milan 64 × Zen 3
4 2022 Genoa 96 × Zen 4
2023 Bergamo 128 × Zen 4c

Дизайн

[ред. | ред. код]

Платформа підтримує як одно так і двопроцесорні системи. У двопроцесорних конфугураціях центральні процесори обмінюються інформацією між собою по шині HyperTransport через технологію Infinity Fabric.[6] Кожен чип підтримує 8 канальну оперативну пам'ять та має 128 PCIe 3.0 ліній, з них 64 лінії використовуються для комунікації між процесорами у двопроцесорних конфігураціях.[7] Всі процесори Epyc складаються з чотирьох 8-ядерних чипів Zeppelin (як і процесори Ryzen) у багаточиповому модулі з різною кількістю симетрично активних ядер на кожному чипі Zeppelin.[8][9]

На відміну від Opteron, еквівалентів Intel і настільних процесорів AMD (за винятком Socket AM1), процесори Epyc не мають чипсетів – також відомі як система на чипі. Це означає, що більшість функцій, необхідних для повноцінної роботи серверів (таких як пам’ять, PCI Express, контролери SATA тощо), повністю інтегровані в процесор, що усуває необхідність розміщення чипсета на материнській платі. Some unavailable features require additional controller chips to make them available on the system.

Перше покоління мікропроцесорів Epyc було виготовлено компанією GlobalFoundries з використанням 14 нм процесу FinFET за ліцензією Samsung Electronics.[10] Epyc 2 виготовлявся TSMC з використанням 7 нм процесу FinFET.[11]

Відгуки

[ред. | ред. код]

Загалом випуск нових серверних процесорів Epyc був сприйнятий позитивно. Як правило, процесори Epyc виявились продуктивнішими за серверні процесори Intel у багатопоточних задачах. Однак програвали у швидкості при роботі з базами даних через більшу латентність кеш-пам'яті.[12] У 2021 році Meta Platforms вибрала чіпи Epyc для своїх центрів обробки даних метавсесвіту.[13]

Модельний ряд

[ред. | ред. код]

Сервер

[ред. | ред. код]

Перше покоління (Naples)

[ред. | ред. код]
Перше покоління процесорів Epyc

Суфікс «P» означає підтримку лише однієї конфігурації сокета. Моделі, які не є P, використовують 64 лінії PCI-E від кожного процесора для зв’язку між процесорами.

Конфігурація роз'єму Модель Кількість ядер
(потоків)
Частота (ГГц) Кеш Оперативна пам'ять TDP
(Вт)
Роз'єм Дата виходу Ціна
Базова Turbo L2
(КБ)
L3
(МБ)
Всіх ядер Максимальна
2 процесорна Epyc 7601[14][15][16] 32 (64) 2.2 2.7 3.2 32 x 512 64 DDR4-2666
восьми-
канальний
180 SP3
[17]
Червень 2017
[18]
$4200+
7571 ? 3,0 200 ? Середина 2018 ?
7551[14][15][16] 2,0 2,55 180 Червень 2017 $3400+
7501[14][15][16] 2.6 155/170 $3400+
7451[14][15][16] 24 (48) 2,3 2,9 3,2 24 x 512 180 $2400+
7401[14][15][16] 2,0 2,8 3,0 24 x 512 155/170 $1850+
7371[19] 16 (32) 3,1 3,6 3,8 16 x 512 180 Кінець 2018 $1550+
7351[14][15][16] 2,4 2,9 16 x 512 155/170 Червень 2017 $1100+
7301[14][15][16] 2,2 2,7 16 x 512 0$800+
7281[14][15][16] 2,1 16 x 512 32[14] 0$650+
7261[20] 8 (16) 2,5 2,9 8 x 512 64 Середина 2018 0$700+
7251[14][15][16] 2,1 32[14] DDR4-2400
восьми-
канальний
120 Червень 2017 0$475+
1 процесорна 7551P[14][15][16] 32 (64) 2.0 2.55 3.0 32 x 512 64 DDR4-2666
восьми-
канальний
180 $2100+
7401P[14][15][16] 24 (48) 2.8 24 x 512 155/170 $1075+
7351P[14][15][16] 16 (32) 2.4 2.9 16 x 512 0$750+

Друге покоління (Rome)

[ред. | ред. код]

У листопаді 2018 року AMD анонсувала Epyc 2 на своєму заході Next Horizon, друге покоління процесорів Epyc під кодовою назвою «Rome», засноване на мікроархітектурі Zen 2.[21] Процесори містять до восьми 7-нм "чиплетних" процесорів з 14-нм чипом IO, що забезпечує 128 ліній PCIe в центрі, з'єднаних між собою через Infinity Fabric. Процесори підтримують до 8 каналів оперативної пам’яті DDR4 об’ємом до 4 ТБ і вводять підтримку PCIe 4.0. Ці процесори мають до 64 ядер із 128 потоками SMT на сокет.[22] 7 нм «Rome» виробляється TSMC.[11] Він був випущений 7 серпня 2019 року.[23]

Загальні характеристики цих процесорів:

  • Кодова назва «Rome»
  • Кількість ліній PCI-E: 128
  • Дата випуску: 7 серпня 2019 року, крім EPYC 7H12, який був випущений 18 вересня 2019 року
  • Підтримка пам'яті: восьмиканальна DDR4-3200
Конфігурація роз'єму Модель Кількість ядер
(потоків)
Частота (ГГц) Кеш TDP
(Вт)
Роз'єм Ціна
Базова Turbo L2
(КБ)
L3
(МБ)
Всіх ядер Максимальна
2 процесорна Epyc 7H12 64 (128) 2,6 3,3 64 x 512 256 280 SP3
7742 2,25 3,4 225 $6950
7702 2 3,35 200 $6450
7662 3,3 225 $6150
7642 48 (96) 2,3 3,3 48 x 512 $4775
7552 2,2 3,3 192 200 $4025
7542 32 (64) 2,9 3,4 32 x 512 128 225 $3400+
7532 2,4 3,3 256 200 $3350
7502 2,5 3,5 128 180 0$2600
7452 2,35 155 0$2025+
7402 24 (48) 2,8 24 x 512 180 0$1783+
7352 2,3 3,2 155 0$1350+
7302 16 (32) 3 3,3 16 x 512 $978
7282 2,8 3,2 64 120 0$650
7272 12 (24) 2,9 12 x 512 0$625+
7262 8 (16) 3,2 3,4 8 x 512 128 155 0$575+
7252 3,1 3,2 64 120 0$475+
1 процесорна 7702P 64 (128) 2,0 3,35 64 x 512 256 200 $4425+
7502P 32 (64) 2,5 32 x 512 128 180 $2300+
7402P 24 (48) 2,8 24 x 512 0$1250+
7302P 16 (32) 3 3,3 16 x 512 155 0$825+
7232P 8 (16) 3,1 3,2 8 x 512 32 120 0$450+
1 або 2 процесорні 7F72 24 (48) 3,2 3,7 24 x 512 192 240 $2450+
7F52 16 (32) 3,5 3,9 16 x 512 256 $3100
7F72 8 (16) 3,7 8 x 512 128 180 $2100+

Третє покоління (Milan)

[ред. | ред. код]

На Консультативній раді HPC-AI у Сполученому Королівстві в жовтні 2019 року AMD оголосила технічні характеристики мікросхем Epyc Milan на основі мікроархітектури Zen 3.[24] Чипи Milan використовуватимуть Socket SP3 до 64 ядер в упаковці та підтримуватимуть вісім каналів DDR4 SDRAM і 128 ліній PCIe 4.0.[24] Також заявив про плани щодо наступного покоління чипів під кодовою назвою Genoa, які будуть засновані на мікроархітектурі Zen 4 і використовуватимуть Socket SP5.[24]

Процесори Milan були випущені AMD 15 березня 2021 року.[25]

Оголошується, що процесори Milan-X, що використовуються в майбутньому суперкомп'ютері Frontier exascale, додадуть чиплети 3D V-Cache з стек, щоб збільшити максимальну ємність кеш-пам'яті третього рівня з 256 МБ до 768 МБ.[26]

Конфігурація роз'єму Модель Кількість ядер
(потоків)
Частота (ГГц) Кеш TDP
(Вт)
Роз'єм Ціна
Базова Boost L2
(КБ)
L3
(МБ)
2 процесорна Epyc 7763 64 (128) 2,45 3,50 64 x 512 256 280 SP3 $7890
7713 2 3,675 225 $7060
7663 56 (112) 3,50 56 x 512 240 $6366
7643 48 (96) 2,30 3,60 48 x 512 225 $4995
75F3 32 (64) 2,93 4 32 x 512 280 $4860
7543 2,8 3,70 225 $3761
7513 2,6 3,65 128 200 $2840
7453 28 (56) 2,75 3,45 28 x 512 64 225 $1570
74F3 24 (48) 3,2 4 24 x 512 256 240 0$2900
7443 2,85 4 128 200 0$2010+
7413 2,65 3,6 180 0$1825+
73F3 16 (32) 3,5 4 16 x 512 256 240 0$3521+
7343 3,2 3,9 128 190 $1565
7313 3 3,7 155 0$1083
72F3 8 (16) 3,7 4,1 8 x 512 256 180 0$2468+
1 процесорна 7713P 64 (128) 2,0 3,675 64 x 512 225 $5010+
7543P 32 (64) 2,8 3,7 32 x 512 $2300+
7443P 24 (48) 2,85 4 24 x 512 128 200 0$1337+
7313P 16 (32) 3 3,7 16 x 512 128 155 0$913+

Див. також

[ред. | ред. код]

Примітки

[ред. | ред. код]
  1. Computex 2017: AMD Press Event Live Blog (starts 10pm ET). Архів оригіналу за 27 липня 2017. Процитовано 18 січня 2018.
  2. Kampman, Jeff (16 травня 2017). AMD's Naples datacenter CPUs will make an Epyc splash. Tech Report. Архів оригіналу за 17 травня 2017. Процитовано 18 січня 2018.
  3. Cutress, Ian (20 червня 2017). AMD's Future in Servers: New 7000-Series CPUs Launched and EPYC Analysis. Anandtech. Архів оригіналу за 21 червня 2017. Процитовано 18 січня 2018.
  4. Cutress, Ian (24 червня 2019). An Interview with AMD's Forrest Norrod: Naples, Rome, Milan, & Genoa. AnandTech.com. Архів оригіналу за 18 березня 2022. Процитовано 18 березня 2022.
  5. Cutress, Ian (27 травня 2019). AMD Confirms Zen 4 EPYC Codename, and Elaborates on Frontier Supercomputer CPU. AnandTech.com. Архів оригіналу за 12 квітня 2021. Процитовано 18 березня 2022.
  6. Kampman, Jeff (7 березня 2017). AMD's Naples platform prepares to take Zen into the datacenter. Tech Report. Архів оригіналу за 18 серпня 2017. Процитовано 18 січня 2018.
  7. Cutress, Ian (7 травня 2017). AMD Prepares 32-Core Naples CPUs for 1P and 2P Servers: Coming in Q2. Anandtech. Архів оригіналу за 11 вересня 2017. Процитовано 18 січня 2018.
  8. Архівована копія. Архів оригіналу за 10 серпня 2018. Процитовано 18 січня 2018.{{cite web}}: Обслуговування CS1: Сторінки з текстом «archived copy» як значення параметру title (посилання)
  9. Архівована копія. Архів оригіналу за 24 серпня 2017. Процитовано 18 січня 2018.{{cite web}}: Обслуговування CS1: Сторінки з текстом «archived copy» як значення параметру title (посилання)
  10. Morris, John (13 березня 2018). Inside GlobalFoundries' long road to the leading edge. ZDNet. Архів оригіналу за 7 березня 2019. Процитовано 17 липня 2019.
  11. а б Smith, Ryan (26 липня 2018). AMD "Rome" EPYC CPUs to Be Fabbed By TSMC. AnandTech. Архів оригіналу за 10 вересня 2019. Процитовано 18 червня 2019.
  12. De Gelas, Johan; Cutress, Ian (11 липня 2017). Sizing Up the Servers: Intel's Skylake-SP Xeon vs AMD's EPYC 7000. Anandtech. Архів оригіналу за 26 серпня 2017. Процитовано 18 січня 2018.
  13. Sozzi, Brian (8 листопада 2021). Chipmaker AMD just scored a big deal with Meta. finance.yahoo.com (амер.). Архів оригіналу за 8 грудня 2021. Процитовано 18 березня 2022.
  14. а б в г д е ж и к л м н п р https://www.amd.com/system/files/2017-06/AMD-EPYC-Data-Sheet.pdf [Архівовано 11 жовтня 2017 у Wayback Machine.] Сторінка 2
  15. а б в г д е ж и к л м н Cutress, Ian (20 червня 2017). AMD's Future in Servers: New 7000-Series CPUs Launched and EPYC Analysis. Anandtech.com. Архів оригіналу за 21 червня 2017. Процитовано 21 червня 2017.
  16. а б в г д е ж и к л м н Cutress, Ian (20 червня 2017). AMD EPYC Launch Event Live Blog. Anandtech.com. Архів оригіналу за 21 червня 2017. Процитовано 21 червня 2017.
  17. Kennedy, Patrick (16 травня 2017). AMD EPYC is the New AMD Zen Based Server Brand for Naples. Serve the Home. Архів оригіналу за 6 червня 2017. Процитовано 16 травня 2017.
  18. Kennedy, Patrick (16 травня 2017). AMD EPYC New Details on the Emerging Server Platform. Serve the Home. Архів оригіналу за 6 червня 2017. Процитовано 16 травня 2017.
  19. AMD PS7371BEVGPAF EPYC 7371 3.1GHz 16-Core. www.gamepc.com. Архів оригіналу за 20 березня 2021. Процитовано 20 січня 2019.
  20. AMD EPYC 7261 | AMD. www.amd.com. Архів оригіналу за 26 січня 2021. Процитовано 20 січня 2019.
  21. AMD Takes High-Performance Datacenter Computing to the Next Horizon. AMD (англ.). Архів оригіналу за 23 грудня 2020. Процитовано 6 грудня 2018.
  22. Gordon Mah Ung (7 листопада 2018). What AMD's 64-core 'Rome' server CPU tells us about Ryzen 2. PCWorld. Процитовано 8 листопада 2018.
  23. 2nd Gen AMD EPYC Processors Set New Standard for the Modern Datacenter with Record-Breaking Performance and Significant TCO Savings. AMD. 7 серпня 2019. Архів оригіналу за 8 серпня 2019. Процитовано 8 серпня 2019.
  24. а б в Alcorn, Paul (5 жовтня 2019). AMD dishes on Zen 3 and Zen 4 architecture, Milan and Genoa roadmap. Tom's Hardware. Процитовано 5 жовтня 2019.
  25. Trader, Tiffany (15 березня 2021). AMD Launches Epyc 'Milan' with 19 SKUs for HPC, Enterprise and Hyperscale. HPCwire (амер.). Архів оригіналу за 23 березня 2022. Процитовано 19 березня 2022.
  26. AMDs Exascale-Hammer: Epyc 3 mit 804 MByte Cache, Instinct MI200 mit 47,9 TFlops. c't Magazin (нім.). 8 листопада 2021. Архів оригіналу за 22 березня 2022. Процитовано 19 березня 2022.